Próximos chips de servidor EPYC Venice da AMD são avistados em benchmarks.
ecddbee0-8495-486a-a3a0-f9806cbe6ced

Próximos chips de servidor EPYC Venice da AMD são avistados em benchmarks.

Amostras de engenharia dos próximos processadores de servidor EPYC “Venice” da apareceram na plataforma OpenBenchmarking, oferecendo o primeiro vislumbre público da arquitetura Zen 6 em ação. Avistadas pelo usuário Olrak29_ no X, as listagens revelam seis configurações de amostras abrangendo 64, 128 e 192 núcleos, testadas em três placas de avaliação da plataforma SP7 com codinomes Congo, Kenya e Nigeria.

O Que as Amostras Revelam

As entradas vazadas mostram que a AMD está testando uma variedade de configurações Venice em sua nova plataforma de soquete SP7. A amostra topo de linha possui 192 núcleos e 384 threads distribuídos em oito Core Complex Dies e dois dies de I/O, operando a 4,02 GHz com memória DDR5-8000. Uma amostra de 128 núcleos usa quatro CCDs com 32 núcleos cada, consistente com a variante densa Zen 6c operando em capacidade máxima. Uma amostra de 64 núcleos funciona em apenas dois CCDs, também com 32 núcleos por CCD.

Os codinomes da plataforma seguem uma convenção de nomenclatura com tema africano — Congo e Kenya serviram como ambientes de teste de soquete único (1P), enquanto Nigeria operou em uma configuração de soquete duplo (2P) com até 2TB de memória DDR5. Todas as amostras compartilham o identificador de chipset “AMD Device 1104”, apontando para um design unificado de plataforma SP7.

Os primeiros resultados de benchmark, embora reflitam silício inacabado, já são competitivos. A amostra Congo de 192 núcleos registrou aproximadamente 898.580 MIPS em compressão 7-Zip e mais de 1,03 milhão de MIPS em descompressão, superando os resultados de descompressão do atual EPYC Turin em aproximadamente 27 por cento. A amostra Kenya de 128 núcleos alcançou 46,55 fps em codificação x265 Bosphorus 4K, superando o resultado de 128 núcleos do Turin em cerca de 32 por cento.

Arquitetura e Ambições

Venice marca o primeiro processador de servidor da AMD construído no processo de 2nm da TSMC. Cada CCD Zen 6 padrão passa de 8 para 12 núcleos com 48MB de cache L3, enquanto a variante densa Zen 6c salta de 16 para 32 núcleos por CCD com 128MB de cache L3. Um chip totalmente populado usando oito CCDs Zen 6c pode alcançar 256 núcleos e 512 threads com 1GB de cache L3 agregado.

A AMD declarou que a plataforma SP7 suportará até 16 canais de memória DDR5, 128 linhas PCIe Gen 6.0 e 1,6 TB/s de largura de banda de memória por soquete — mais que o dobro da geração atual. Espera-se que o TDP alcance até 600W para as variantes de maior desempenho.

Caminho para o Lançamento

A AMD planeja lançar o Venice no segundo semestre de 2026, com os processadores previstos para estrear junto com os aceleradores de IA da série Instinct MI400 da empresa como parte da plataforma de computação Helios. No Dia do Analista Financeiro da AMD no final de 2025, a empresa projetou que a variante top de linha do Venice com 256 núcleos ofereceria mais de 1,7 vezes o desempenho por watt do carro-chefe de 192 núcleos do Turin em cargas de trabalho de inteiros SPECrate 2017. Processadores Zen 6 para consumidores, incluindo as famílias “Medusa” para dispositivos móveis e “Olympic Ridge” para desktops, devem chegar em 2027.

#amd #EPYCVenice

Comments

No comments yet. Why don’t you start the discussion?

    Deixe um comentário

    O seu endereço de e-mail não será publicado. Campos obrigatórios são marcados com *